你好,欢迎访问达普芯片交易网!|  电话:010-82614113

美高森美发布用于ARM-based SmartFusion2 SoC FPGA设计的System B

发布时间:2013-07-03 14:34:04阅读:1879


    致力于提供低功耗、高安全性、高可靠性以及高性能半导体技术产品的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC) 宣布SmartFusion®2 SoC FPGA用户现在可以获益于其新近发布的系统创建器(System Builder)设计工具。System Builder是Libero System-on-Chip (SoC)设计环境版本11.0中的功能强大的全新设计工具,目标是加快客户定义和使用基于ARM系统的 Smartfusion2 SOC FPGA的设计实现。


    美高森美公司的软件与系统工程副总裁 Jim Davis提到:“System builder工具显著简化了美高森美公司Smartfusion2 SOC FPGA设计流程。随着器件的复杂度增加,设计中的系统规范阶段也越来越易于出差错。而使用System builder设计开发人员通过高层面的按步设计过程可以快速简单的定义好所需要的系统结构。”


    System Builder的输出是自动生成的,并具有构造自纠正特性(correct-by-construction),从而消除了在较传统的工具流程中“通过手工”定义架构时产生的错误。这样,System Builder可以大幅缩短复杂SoC FPGA的设计周期时间。


    而且偏向软件设计的工程师可以轻易创建一个嵌入式架构然后开始自己的代码开发。这样可以简化美高森美 SmartFusion2器件的使用,并且可让更广范围的设计工程师使用SoC FPGA技术。增强的System Builder流程还可让美高森美通过其内部设计服务来轻易支持更多的客户,可为最终客户提供用于定制功能模块的数字或混合信号设计、软IP、固件开发,甚至完整的设计。


    System Builder用户通过逐步引导,经由各个主要的SoC FPGA架构模块完成设计。这个设计过程使用高层面图形界面,利用先前的架构选择并且指导用户通过选择选项和配置需要的嵌入式系统模块,自动生成最终的系统规范,并且具有构造正确性。这个规范包括ARM处理器及其相关外设,以及在FPGA结构中实施的其它IP模块的配置和互连。System Builder可以配置日益增多的用于高性能接口的IP模块组合,包括DDR2/DDR3/LPDDR存储控制器,以及使用5Gbps SERDES用于PCIe、XAUI (10 GbE) 和SGMII的串行接口。System Builder内提供的其它基于结构的参数化IP功能包括I2C、SPI、定时器、UART和PWM模块,大量的经过验证的IP功能可以快速、轻易地用于创建专用SoC,从而缩短全系列工业、通讯、航空和国防系统的上市时间。
 

在线人工客服

点击这里给我发消息

点击这里给我发消息

点击这里给我发消息

010-82614113

客服在线时间周一至周五
9:00-17:30